欢迎访问学兔兔,学习、交流 分享 !

返回首页 |
当前位置: 首页 > 书籍手册>电子信息 >新编数字逻辑电路 第二版

新编数字逻辑电路 第二版

收藏
  • 大小:54.91 MB
  • 语言:中文版
  • 格式: PDF文档
  • 类别:电子信息
推荐:升级会员 无限下载,节约时间成本!
关键词:新编   主编   数字   逻辑电路   江国强
资源简介
新编数字逻辑电路 第二版
作者:江国强 主编
出版时间:2013年版
内容简介
  《新编数字逻辑电路(第2版)》共10章,包括数制与编码、逻辑代数和硬件描述语言基础、门电路、组合逻辑电路、触发器、时序逻辑电路、脉冲单元电路、数/模和模/数转换、半导体存储器和可编程逻辑器件。各章后附有思考题和习题。《新编数字逻辑电路(第2版)》是结合传统数字设计技术与最新数字没计技术编写的,书巾保留厂传统的组合逻辑电路和时序逻辑电路的没计方法,新增了以硬件描述语言(hdl),可编程逻辑器件(pld)的现代数字电路没计技术方面的内容。书中列举了大量的基于hdl的电路、触发器、组合逻辑电路、时序逻辑电路、半导体存储器和数字系统设计的实例,供读者参考。每个设计实例都经过厂电子设计自动化(eda)软件的编译和仿真,确保无误。《新编数字逻辑电路(第2版)》图文并茂、通俗易懂,并配有电化教学课件和习题与实验辅导教材,可作为高等学校工科电子类、通信工程类、自动化类专业的技术基础课教材和相关工程技术人员的参考资料。
目录
第1章 数制与编码
 1.1 概述
  1.1.1 模拟电子技术和数字电子技术
  1.1.2 脉冲信号和数字信号
  1.1.3 数字电路的特点
 1.2 数制及其转换
  1.2.1 数制
  1.2.2 数制之间的转换
 1.3 编码
  1.3.1 二十进制编码
  1.3.2 字符编码
 1.4 数字系统的eda设计流程
  1.4.1 设计准备
  1.4.2 设计输入
  1.4.3 设计处理
  1.4.4 设计校验
  1.4.5 器件编程
  1.4.6 器件测试和设计验证
  本章小结
  思考题
第2章 逻辑代数和硬件描述语言基础
 2.1 逻辑代数基本概念
  2.1.1 逻辑常量和逻辑变量
  2.1.2 基本逻辑和复合逻辑
  2.1.3 逻辑函数的表示方法
  2.1.4 逻辑函数的相等
 2.2 逻辑代数的运算法则
  2.2.1 逻辑代数的基本公式
  2.2.2 逻辑代数的基本定理
  2.2.3 逻辑代数的常用公式
  2.2.4 异或运算公式
 2.3 逻辑函数的表达式
  2.3.2 逻辑函数的标准表达式
 2.4 逻辑函数的简化法
  2.4.1 逻辑函数简化的意义
  2.4.2 逻辑函数的公式简化法
  2.4.3 逻辑函数的卡诺图简化法
 2.5 verilog hdl基础
  2.5.1 verilog hdl设计模块的基本结构
  2.5.2 verilog hdl的词法
  2.5.3 verilog hdl的语句
  2.5.4 不同抽象级别的verilog hdl模型
  本章小结
  思考题
第3章 门电路
 3.1 概述
 3.2 晶体二极管和三极管的开关特性
  3.2.1 晶体二极管的开关特性
  3.2.2 晶体三极管的开关特性
 3.3 分立元件门
  3.3.1 二极管与门
  3.3.2 二极管或门
  3.3.3 三极管非门
  3.3.4 复合逻辑门
  3.3.5 正逻辑和负逻辑
 3.4 ttl集成门
  3.4.1 ttl集成与非门
  3.4.2 ttl与非门的外部特性
  3.4.3 ttl与非门的主要参数
  3.4.4 ttl与非门的改进电路
  3.4.5 ttl其他类型的集成电路
  3.4.6 ttl集成电路多余输入端的处理
  3.4.7 ttl电路的系列产品
 3.5 其他类型的双极型集成电路
  3.5.1 ecl电路
  3.5.2 i2l电路
 3.6 mos集成门
  3.6.1 mos管
  3.6.2 mos反相器
  3.6.3 mos门
  3.6.4 cmos门的外部特性
 3.7 基于verilog hdl的门电路设计
  3.7.1 用assign语句建模方法实现门电路的描述
  3.7.2 用门级元件例化建模方式来描述门电路
  本章小结
  思考题
第4章 组合逻辑电路
 4.1 概述
  4.1.1 组合逻辑电路的结构和特点
  4.1.2 组合逻辑电路的分析方法
  4.1.3 组合逻辑电路的设计方法
 4.2 若干常用的组合逻辑电路
  4.2.1 算术运算电路
  4.2.2 编码器
  4.2.3 译码器
  4.2.4 数据选择器
  4.2.5 数值比较器
  4.2.6 奇偶校验器
 4.3 组合逻辑电路设计
  4.3.1 采用中规模集成部件实现组合逻辑电路
  4.3.2 基于verilog hdl的组合逻辑电路的设计
 4.4 组合逻辑电路的竞争-冒险现象
  本章小结
  思考题
第5章 触发器
第6章 时序逻辑电路
第7章 脉冲单元电路
第8章 数/模和模/数转换
第9章 半导体存储器
第10章 可编程逻辑器件
附录 国产半导体集成电路型号命名法
主要参考文献
下载地址