欢迎访问学兔兔,学习、交流 分享 !

返回首页 |
当前位置: 首页 > 书籍手册>电子信息 >高速设计技术

高速设计技术

收藏
  • 大小:16.55 MB
  • 语言:中文版
  • 格式: PDF文档
  • 类别:电子信息
推荐:升级会员 无限下载,节约时间成本!
关键词:编译   高速   设计   大学   技术
资源简介
高速设计技术
出版时间:2010年版
内容简介
  《高速设计技术》内容包括三大部分:第1部分从运算放大器的基本概念和理论出发,重点介绍了运算放大器的原理与设计,以及在各种电子系统中的应用,包括视频应用、RF/IF子系统(乘法器、调制器和混频器)等;第2部分主要介绍了高速采样和高速ADC及其应用、高速DAC及其应用、以及DDS系统与接收机子系统等;第3部分介绍了有关高速硬件设计技术,如仿真、建模、原型、布局、去藕与接地,以及EMI与RFI设计考虑等。书中内容既有完整的理论分析,又有具体的实际应用电路,还包括许多应用技巧。特别适合电子电路与系统设计工程师、高等院校相关专业师生阅读。
目录
第1章 高速运算放大器
1.1 概述
1.2 电压反馈运算放大器
1.2.1 基于互补双极型工艺设计的电压反馈型运放
1.2.2 基于“点播电流”的新型电压反馈型运放
1.3 电流反馈运算放大器
1.4 运放反馈电容的作用
1.5 高速电流—电压转换器及反相输入电容的影响
1.6 电压反馈型运放与电流反馈型运放的噪声比较
1.7 高速运放的直流特性
1.8 高速运放的供电电源抑制比(PSRR)特性
参考文献
第2章 高速运算放大器的应用
2.1 宽带CFB运放中的最大带宽平坦度反馈网络优化
2.2 驱动容性负载
2.3 电缆驱动和接收器
2.4 高性能视频线缆驱动器
2.5 差分线缆驱动器和接收器
2.6 高速钳位放大器
2.7 单电源供电和轨到轨型结构
2.7.1 单电源运放的应用
2.8 带禁用功能的高速视频复用
2.9 使用了电流反馈运放AD813的视频可编程增益放大器
2.10 视频复用和交叉开关
2.11 高功率线缆驱动和ADSL
2.12 高速光电二极管前置放大器
2.12.1 频率响应和稳定性分析
2.12.2 运算放大器的选择
2.12.3 光电二极管前置放大器的噪声分析
参考文献
第3章 射频/中频(RF/IF)子系统
3.1 动态范围压缩
3.2 自动增益控制(AGC)与电压控制放大器(VCA)
3.3 电压控制放大器(VCA)
3.4 一个80dB的线性RMS测量系统
3.5 对数放大器
3.6 接收机概述
3.7 乘法器、调制器和混频器
3.7.1 使用理想模拟乘法器的混频器
3.7.2 镜像响应
3.7.3 理想混频器
3.7.4 二极管环型混频器
3.7.5 FET混频器
3.7.6 典型的有源混频器
3.7.7 有源混频器的基本原理
3.7.8 AD831 500MHz低失真有源混频器
3.7.9 噪声系数(Noise Figure)
3.7.10 互调失真
3.7.11 dB压缩点和三阶交截点
3.7.12 混频器小结
3.8 接收机子系统
参考文献
第4章 高速采样与高速ADC
4.1 引言
4.2 高速采样基础
4.3 基带抗混叠滤波器
4.4 欠采样(谐波采样,带通采样,IF采样,直接IF到数字转换)
4.5 抗混叠滤波器在欠采样中的应用
4.6 理想N位ADC的失真和噪声
4.7 实际ADC的失真和噪声
4.7.1 等效输入参考噪声(热噪声)
4.7.2 积分非线性和差分非线性
4.7.3 谐波失真,最大失真,总的谐波失真(THD),总的谐波失真+噪声(THD + N)
4.7.4 信号噪声与失真比(SINAD),信噪比(SNR)和有效位数(ENOB)
4.7.5 模拟带宽
4.7.6 无杂散动态范围(SFDR)
4.7.7 双频互调失真(IMD)
4.7.8 噪声功率比(NPR)
4.7.9 孔径抖动和孔径延迟
4.8 高速ADC结构
4.8.1 连续逼近型ADC
4.8.2 Flash 转换器
4.8.3 分段(流水线)ADC
4.8.4 每级一比特(串行或波纹)ADC
参考文献
第5章 高速ADC应用
5.1 驱动低失真和宽动态范围ADC的输入
5.1.1 开关电容输入ADC
5.1.2 驱动双极输入ADC
5.2 高速ADC在CCD图像中的应用
5.3 高速ADC在数字接收机中的应用
5.3.1 引言
5.3.2 在基带进行数字处理的接收机
5.3.3 窄带IF采样数字接收机
5.3.4 宽带中频采样数字接收机
5.3.5 直接IF到数字设计考虑
5.3.6 高速ADC使用Dither信号获得宽的动态范围
5.3.7 高速ADC在数字通信系统和直接广播卫星(DBS)机顶盒中的应用
参考文献
第6章 高速DAC与DDS系统
6.1 引言
6.2 DDS系统的混叠
6.3 MSPS DDS系统(AD9850)
6.4 DDS系统作为ADC的时钟驱动
6.5 DDS系统中的幅度调制
6.6 AD9830/9831 DDS系统
6.7 DDS系统的无杂散动态范围
6.8 高速低失真DAC结构
6.9 使用采样保持抗尖峰改善SFDR
6.10 高速内插 DAC
6.11 使用DDS的QPSK信号发生器(AD9853)
参考文献
第7章 高速硬件设计技术
7.1 模拟电路仿真
7.1.1 ADSpice 模型
7.1.2 ADSpice 模型的其他特性
7.2 原型技术
7.3 评估板
仿真、原型与评估板参考文献
7.4 高速系统的接地技术
7.5 电源降噪与滤波
降噪与滤波参考文献
7.6 电源稳压/调理
7.6.1 低压差型参考源
电源稳压/调理参考文献
7.7 热管理
7.7.1 热学基础
7.7.2 计算不同器件的功率
7.7.3 空气流量控制
热管理参考文献
7.8 EMI/RFI 设计考虑
7.8.1 EMI规范基础
7.8.2 解决EMI/RFI问题的诊断架构
7.8.3 无源器件:应对EMI的法宝
7.8.4 无线电频率干扰
7.8.5 电源线扰动的解决方案
7.8.6 用于EMI保护的印刷电路板设计
EMI/RFI参考文献
7.9 屏蔽的概念
电缆屏蔽参考文献
下载地址